Posted on janvier 27th, 2010 par Patrice Nouel
Un Timer c’est simple! mais en général, c’est limité à 32 bits. C’est pour cette raison que j’ai mis au point un timer ( en fait un compteur) 64 bits avec commande de capture par programme et possibilité de lecture en 2 fois 32 bits. Ce timer est conçu pour être immédiatement intégrable dans un [...]
No Comments »
Filed under: altera, Projets, SOC, xilinx
Posted on décembre 16th, 2009 par Patrice Nouel
Bientôt Noël ! C’est le bon moment pour faire un petit cadeau à mes fidèles lecteurs. Ce qui me reste dans ma hotte, c’est une présentation du monde SOC et IP (dernière mise à jour , début 2009) et surtout une version en français d’un tutoriel NIOS II Altera. En effet, ma vieille expérience en [...]
No Comments »
Filed under: altera, SOC
Posted on novembre 7th, 2008 par Patrice Nouel
Décrire du matériel ou du logiciel est une tache longue qui demande beaucoup de test de validation. Si l’on veut un tant soit peu progresser, il est tout à fait nécessaire d’engranger l’expérience acquise sous forme de modules réutilisables à volonté (c’est le design reuse). On ne fait que redire sous une autre forme la [...]
No Comments »
Filed under: Cours et tutoriels, Projets, SOC, xilinx
Posted on octobre 20th, 2008 par Patrice Nouel
Il y a quelques années, je voulais monter un TP de sensibilisation aux systèmes sur puce. Où trouver un modèle VHDL de processeur ? Quelle méthodologie employer pour le porter sur un FPGA ? Quel est le bilan comparativement à une solution totalement faite sur mesure ? Quel serait le gain d’une solution intégrée de [...]
No Comments »
Filed under: Projets, SOC